Laporan Akhir 1 (Percobaan 1 : Asynchronous Binary Counter 4 bit denga J-K Flip Flop)





1. Jurnal [kembali]

Bentuk Sinyal CLK terhadap H0, H1, H2, dan H3

2. Hardware [kembali]

Rangakaian Percobaan Asyncronous Binary Counter

3. Video Praktikum [kembali]




4. Analisa [kembali]



Pada percobaan kali ini digunakan rangkaian Asynchronous Binary Counter yang disusun dengan 4 J-K flip flop dengan output 4 bit. Counter Asynchronous ini disebut juga dengan Counter Serial (Serial Counter) yang mana hasil output pada masing-masing flip flop nya akan berubah secara bergulingan dari logika 0 ke logika 1. Pada rangakaian percobaan ini flip flop pertama dikendalikan oleh sinyal clock sedangakan flip flop kedua inputnya (CLK) berasal dari output flip flop sebelumnya (Q not), begitupun dengan flip flop berikutnya. Kaki output (Q) pada setiap flip flop dihubungkan ke H0, H1, H2 ,dan H3. Rangakaian percobaan ini merupakan Counter Up yang mana perhitungan pencacahan bilangannya dimulai dari nilai terendah sampai ke nilai tertinggi, untuk output 4 bit ini nilai tertingginya adalah 15 (1111).

1. Analisa output dari Counter Asynchronous
Pada percobaan pertama input diberi logika 1, maka outputnya mengahasilkan nilai 0000 atau bernilai 0 dalam desimal, setelah itu input diubah jadi logika 0 dan akan menghasilkan output 0001 atau bernilai 1 dalam desimal. Input terus diganti dari 0 ke 1 dan 1 ke 0, sedangkan outputnya juga akan terus berubah dari nilai terendah sampai ke nilai tertinggi yaitu 1111 atau bernialai 15 dalam desimal. Setelah mencapai nilai tertinggi maka rangkaian Asynchronous akan direset kembali ke nilai awal yaitu 0000 atau bernilai 0 dalam desimal.

2. Analisa kegunaan B0 pada rangkaian Asynchronous
Pada rangkain percobaan ini kaki R dihubungkan ke B0, fungsi B0 disini yaitu untuk mereset nilai dari flip flop setelah flip flop bernilai stabil.

5. Link Download [kembali]
 

Download Foto Rangkaian : Disini
Download Video Praktikum : Disini
Download HTML : Disini

Tidak ada komentar:

Posting Komentar